世界足球俱乐部杯

RAM

DRAM的静态列模式

静态列模式操作的概况如图所示。在-般的存取操作中,如果通过CASE指定地址,那么就只出现其列地址的数据。但如果保持CAS有效而切换地址,则成为切换列地址的模式。在DRAM...

分类:其它 时间:2008-11-21 阅读:1629 关键词:DRAM的静态列模式DRAM

DRAM的快速访问模式

观察对DRAM单元的访问方式即可明白,在多路复用地址以及读操作之前必须进行预充电,以及利用读出放大器进行放大等,所以不太擅长随机访问。但是,在实际中的存储器访问中,持续访问连续的区域是很常见的,而且在安装...

分类:其它 时间:2008-11-21 阅读:1932 关键词:DRAM的快速访问模式DRAM

DRAM的自刷新

这是为适应低功耗等需求而设计的模式。由于DRAM的刷新电路一般都设计在外部,因而即使在待机状态下,为了进行刷新操作也需要运行DRAM控制器电路。   对此,在DRAM内部嵌...

分类:其它 时间:2008-11-21 阅读:2900 关键词:DRAM的自刷新DRAM

DRAM的隐藏刷新

一般地,DRAM控制器内部都设计成在一定周期内要请求DRAM刷新操作,协调该请求与来自主机(一般为CPU)的访问,然后进行DRAM刷新操作或者存取操作。简单的如图1所示。  图...

分类:其它 时间:2008-11-21 阅读:2668 关键词:DRAM的隐藏刷新DRAM

DRAM的CAS先于RAS有效刷新

在惟RAS有效刷新的操作中,DRAM控制器必须知道个别的DRAM具有多少刷新地址,这是非常不方便的,因雨又设计了CAS先于RAS有效刷新的方法。该方法在DRAM内部内置刷新地址的发...

分类:其它 时间:2008-11-21 阅读:3921 关键词:DRAM的CAS先于RAS有效刷新DRAMCASRAS

DRAM的惟RAS有效刷新

正如在DRAM的存取操作中所说明的,如果进行DRAM的读操作,则因为读出放大器的输出被返回到电容器,所以可兼容刷新操作。但是,如果只考虑刷新操作,那么就不需要赋予列地址...

分类:其它 时间:2008-11-21 阅读:2268 关键词:DRAM的惟RAS有效刷新DRAMRAS

DRAM的读/写操作

DRAM基本的存取操作如图所示,结合RAS及OAS的有效,分割为行地址和列地址赋予地址。进行读操作时,如果在这里DE有效,则DQn引脚被驱动,读出数据。另一方面,进行写操作时,在CAS有效之前WE有效,然后DQn上设置数据...

分类:其它 时间:2008-11-21 阅读:2594 关键词:DRAM的读/写操作DRAM

DRAM的基本信号

DRAM从最初时期的产品至今所利用的信号类型如图所示。DRAM的主导产品已经逐步移向与时钟同步的同步DRAM及Direct Rambus DRAM(直接总线式DRAM),所以我们所说明的这种类型的DRAM将逐渐变得稀少,我们只将基本的信号...

分类:其它 时间:2008-11-21 阅读:2384 关键词:DRAM的基本信号DRAM

DRAM的读出放大器的连接与读出

在利用读出放大器结束放大的过程中,读出放大器的输出与数据线相连接,如图所示。读出放大器的输出被连接,所以数据线上的电压可在读出放大器的输出电压之内变化。读出放大器的输人也通过读出放大器自身的输出而被驱...

分类:其它 时间:2008-11-21 阅读:3135 关键词:DRAM的读出放大器的连接与读出DRAM

DRAM的数据的提取与放大

只要完成了预充电,预充电开关就处于OFF状态。之后,选择数据线,一旦FET为ON,特定单元的电容器与寄生电容则形成并联的格局,这样,根据数据的“1”/“0”,预充电电压可进行高低调整。这样的变化并不是很大,所以...

分类:其它 时间:2008-11-21 阅读:1799 关键词:DRAM的数据的提取与放大DRAM

DRAM的数据线的预充电

图表示可以说是读取DRAM之前的准备状态,数据线与预充电电源相接,将数据线的电压设置为预充电电压,数据线借助寄生电容,即使将预充电开关设置为OFF,数据线的电压也会保持预充电电压(当然,由于存在漏电流因而会...

分类:其它 时间:2008-11-21 阅读:4308 关键词:DRAM的数据线的预充电DRAM

DRAM内部电路

DRAM单元部分的布线如图所示,具有用于单元选择的字线,并且各个单元与数据线相连。数据线通过列选择开关或者通过预充电开关分别与公用数据线或者预充电电源相连接。预充电电源的电压大多采用器件电源电压一半左右的...

分类:其它 时间:2008-11-21 阅读:6249 关键词:DRAM内部电路DRAM

DRAM的电容器的设计

因为电容器的容量不能无限小,所以既要进行小型化处理又要保持其容量是DRAM高集成化的重点。基本电介质的介电常数为ε,电极面积为S,电极间距离为歹,假设电容器的容量为C,则:   C=ε×S÷d  成立,因此...

分类:其它 时间:2008-11-21 阅读:6069 关键词:DRAM的电容器的设计DRAM电容器

DRAM的软错误

如果为了提高DRAM的存储容量而提高集成度,那么当然要减少连接到FET的电容器的容量,所以用于存储的电荷量也将随之减少。随着容量的减少,数据的正确读取将变得困难,除此之外,还会存在由于α射线而破坏存储的问题...

分类:其它 时间:2008-11-21 阅读:3216 关键词:DRAM的软错误DRAM

DRAM的单元结构刷新

当DRAM的电容器存储了电荷时,对于FET来说,形成反偏置状态,必然会发生漏电流,图1中图示了这一点。因为在如图所示的方向上存在电流,因此DRAM单元的电容器将必然进行放电。所以,需要定期将单元的状态恢复为初始状...

分类:其它 时间:2008-11-21 阅读:1874 关键词:DRAM的单元结构刷新DRAM

DRAM单元结构的概况

图对DRAM单元结构进行了较为详细的描述,这是平面式的最基本的结构,在1MB的DRAM占据主导地位之前一般都是这样结构的单元。与刚才的图相比较更容易理解,图的左侧为FET部分,右侧为电容器部分。氧化膜为电介质,多晶...

分类:其它 时间:2008-11-21 阅读:8801 关键词:DRAM单元结构的概况DRAM

DRAM的单元结构

DRAM单元的基本结构如图所示,负责数据存储的是图中的电容器,根据是否存储电荷来判断数据的“0”、“1”。图中电容器的一端接地,因为是交流接地,所以不是形成GND电平的意思。电容器的另—端与用于存取开关FET的漏...

分类:其它 时间:2008-11-21 阅读:4788 关键词:DRAM的单元结构DRAM

同步双端口SRAM的读/写搡作

图中表示了存取操作中的一个例子,该示例中的操作是管道模式(FT/Pipe引脚为高电平)下的操作,它按照读/写/读这样的顺序进行存取。  图 同步双端口SRAM的存取操作示...

分类:其它 时间:2008-11-21 阅读:1856 关键词:同步双端口SRAM的读/写搡作同步双端口SRAM

同步类型的双端口SRAM

作为同步双端口SRAM,我们以CY7C09199为例进行说明。CY7C09199与CY7C019相同,都是128K×9位结构的双端口存储器,其框图如图所示,由图可知,各个信号引脚都是利用时钟进行...

分类:其它 时间:2008-11-21 阅读:2002 关键词:同步类型的双端口SRAMCY7C019CY7C09199SRAM

双端口SRAM中断功能

在利用双端口进行多个处理器间通信的情况下,为了传递开始处理请求以及结束的通知等信息,经常相互间中断某操作。CY7CO19就是为了这个目的而增加了中断功能。   说是中...

分类:其它 时间:2008-11-21 阅读:1688 关键词:双端口SRAM中断功能CY7C019SRAM

热门标签
OEM清单文件: OEM清单文件
*公司名:
*联系人:
*手机号码:
QQ:
有效期:

扫码下载APP,
 一键连接广大的电子世界。

在线人工客服

买家服务:
卖家服务:
技术客服:

0571-85317607

网站技术支持

13606545031

客服在线时间周一至周五
 9:00-17:30

关注官方微信号,
第一时间获取资讯。

建议反馈

联系人:

联系方式:

按住滑块,拖拽到最右边
>>
感谢您向阿库提出的宝贵意见,您的参与是维库提升服务的动力!意见一经采纳,将有感恩红包奉上哦!