CMOS 中的闩锁预防
出处:维库电子市场网 发布于:2024-07-09 17:03:19 | 300 次阅读

为了使电路闩锁,必须满足几个条件1。
Qn 和 Qp 的晶体管电流增益乘积必须大于 1,以使结构保持锁存状态。
Qn 和 Qp 的发射极-基极结都必须正向偏置才能启动和维持闩锁。
必须能够维持锁存时所吸收的电源电流(保持电流)和电源电压(保持电压)。

已证明保持电流2强烈依赖于 Rwell 和 Rsub。物理原因很明显:较低的 Rwell 或 Rsub 意味着必须流过更高的电流才能保持基极-发射极结上的正向偏置。请注意,图 1 表示“强”布局,因为衬底和阱抽头位于器件之间;如果它们位于器件的另一侧,则 Rwell 和 Rsub 将增加,电路将变得更加敏感。
如何避免 CMOS 中的闩锁效应
有几种方法可以减少闩锁的可能性:
降低寄生器件的 beta 值。实际上,这可以通过增加器件之间的间距来实现,从而增加横向器件的宽度。然而,这种增加的间距会降低封装密度。
增加阱和衬底掺杂浓度以降低 Rwell 和 Rsub。例如使用逆向掺杂阱。
提供替代的(或更好的)少数载流子收集器。例如在设备周围使用保护环。 实际上,可以采用多种工艺技术和布局技术,例如适当提供阱/抽头和/或保护环。

图 3 显示了围绕公共质心设备的典型保护环实现。使用约束自动生成保护环可以快速可靠地生成保护环。
上一篇:三线制或者四线制检测电路
下一篇:5A 可调数字直流负载
版权与免责声明
凡本网注明“出处:维库电子市场网”的所有作品,版权均属于维库电子市场网,转载请必须注明维库电子市场网,//domainnameq.cn,违反者本网将追究相关法律责任。
本网转载并注明自其它出处的作品,目的在于传递更多信息,并不代表本网赞同其观点或证实其内容的真实性,不承担此类作品侵权行为的直接责任及连带责任。其他媒体、网站或个人从本网转载时,必须保留本网注明的作品出处,并自负版权等法律责任。
如涉及作品内容、版权等问题,请在作品发表之日起一周内与本网联系,否则视为放弃相关权利。